Por favor, use este identificador para citar o enlazar este ítem: http://dgsa.uaeh.edu.mx:8080/handle/231104/7396
Registro completo de metadatos
Campo DC Valor Lengua/Idioma
dc.contributor.authorDorantes Mejía, Anthony Alejandro-
dc.date.accessioned2026-01-23T20:28:00Z-
dc.date.available2026-01-23T20:28:00Z-
dc.date.issued2025-11-26-
dc.identifier.govdocIELECT .16649 2025-
dc.identifier.otherATD1445-
dc.identifier.urihttp://dgsa.uaeh.edu.mx:8080/bibliotecadigital/handle/231104/7396-
dc.descriptionEste trabajo aborda el diseño, análisis y validación de una unidad aritmético–lógica (ALU) de 32 bits orientada a operaciones Multiply–Accumulate (MAC), desarrollada a nivel transistor bajo una arquitectura basada en tecnología NSFET en un nodo de 3 nm. La propuesta se construye a partir de bloques combinacionales y secuenciales cuidadosamente diseñados, con el propósito de ejecutar de manera eficiente aquellas operaciones que resultan esenciales en entornos de procesamiento neuronal, donde el desempeño, la precisión y el consumo energético son factores críticos. Para sustentar el diseño, se llevó a cabo el modelado detallado de los dispositivos involucrados, así como el análisis de parámetros fundamentales como la corriente de drenador, el voltaje umbral y el comportamiento eléctrico intrínseco de los NSFET. Estos elementos permitieron describir con claridad la funcionalidad del bloque MAC, el cual integra multiplicadores, acumuladores y sumadores optimizados para maximizar el rendimiento y minimizar la latencia en aplicaciones de cálculo matricial. Asimismo, se estudió el comportamiento estructural del sistema y la integración lógica necesaria para consolidar una unidad coherente con los requisitos de arquitecturas modernas de aceleración. Este enfoque permitió validar tanto la factibilidad del diseño como su alineación con los estándares actuales de cómputo. En conjunto, el proyecto establece una base sólida para la construcción de módulos de aceleración más complejos orientados a redes neuronales y evidencia el potencial de los dispositivos NSFET para mejorar el desempeño y el control electrostático en tecnologías de nodos avanzados.es_ES
dc.language.isoeses_ES
dc.publisherICBI-BD-UAEHes_ES
dc.subjectNanoelectrónicaes_ES
dc.subjectNSFETes_ES
dc.subjectArquitecturas de cómputo de alto rendimientoes_ES
dc.subjectCircuito integradoes_ES
dc.subjectControl electrostáticoes_ES
dc.subjectElectrónica.es_ES
dc.titleDiseño de una ALU de 32 Bits derivada del CI 74181 para operaciones MAC en inteligencia artificial sobre Nodo NSFET de 3 nm.es_ES
dc.title.alternativeElectrónica.es_ES
dc.typeTesises_ES
Aparece en las colecciones: Tesis de Licenciatura

Ficheros en este ítem:
Fichero Descripción Tamaño Formato  
ATD1445.pdf8.73 MBAdobe PDFVisualizar/Abrir


Los ítems de DSpace están protegidos por copyright, con todos los derechos reservados, a menos que se indique lo contrario.